UALink(Ultra Accelerator Link)聯(lián)盟近日宣布推出四項新一代加速器互連技術(shù)規(guī)范,旨在應(yīng)對人工智能領(lǐng)域快速增長的計算需求,為行業(yè)提供更高效、靈活的互連解決方案。
此次發(fā)布的規(guī)范中,UALink通用規(guī)范2.0首次引入網(wǎng)絡(luò)內(nèi)計算功能,允許加速器在數(shù)據(jù)傳輸過程中直接完成部分計算任務(wù),從而減少數(shù)據(jù)搬運帶來的延遲。這一改進(jìn)特別適用于分布式訓(xùn)練和推理場景,能夠顯著提升多節(jié)點系統(tǒng)的擴(kuò)展效率,同時優(yōu)化帶寬利用率。該規(guī)范還針對復(fù)雜工作負(fù)載環(huán)境進(jìn)行了優(yōu)化,確保系統(tǒng)在處理多樣化AI任務(wù)時保持穩(wěn)定性能。
為適應(yīng)行業(yè)對高速互連技術(shù)的快速迭代需求,UALink 200G數(shù)據(jù)鏈路和物理層(DL/PL)規(guī)范2.0被獨立設(shè)計。通過將物理層標(biāo)準(zhǔn)與其他協(xié)議解耦,芯片廠商可以單獨升級物理接口或傳輸速率,而無需修改整個系統(tǒng)架構(gòu)。這種模塊化設(shè)計不僅縮短了技術(shù)落地周期,也為未來更高帶寬的互連方案預(yù)留了升級空間。
在系統(tǒng)管理方面,UALink可管理性規(guī)范1.0構(gòu)建了集中式控制平面,采用gNMI、Yang、SAI和Redfish等開放標(biāo)準(zhǔn)協(xié)議,實現(xiàn)跨廠商設(shè)備的統(tǒng)一管理。該規(guī)范通過標(biāo)準(zhǔn)化API接口,簡化了網(wǎng)絡(luò)配置、監(jiān)控和故障排查流程,有助于降低大規(guī)模AI集群的運維復(fù)雜度。
針對芯粒(Chiplet)技術(shù)趨勢,UALink芯粒規(guī)范1.0定義了接口標(biāo)準(zhǔn)、封裝尺寸和流控制機(jī)制等關(guān)鍵參數(shù),確保不同廠商的芯粒能夠無縫集成。該規(guī)范完全兼容UCIe 3.0標(biāo)準(zhǔn),為基于芯粒的SoC設(shè)計提供了清晰的互連路徑,有助于加速異構(gòu)計算架構(gòu)的商業(yè)化進(jìn)程。
UALink聯(lián)盟董事會主席Kurtis Bowman表示,傳統(tǒng)互連技術(shù)的更新速度已難以匹配AI工作負(fù)載的演進(jìn)節(jié)奏。此次規(guī)范更新通過模塊化設(shè)計和開放標(biāo)準(zhǔn),為行業(yè)提供了更具前瞻性的技術(shù)框架。聯(lián)盟將持續(xù)推動互連技術(shù)與AI生態(tài)的協(xié)同發(fā)展,幫助企業(yè)更快將創(chuàng)新方案推向市場。





















