在存儲芯片領域,三星電子與SK海力士正圍繞HBM4的市場主導權展開激烈角逐。雙方均試圖通過技術革新?lián)屨枷葯C,而這場競爭的核心聚焦于如何突破HBM4性能提升的關鍵瓶頸。
HBM4的性能突破面臨多重技術挑戰(zhàn)。其I/O接口數量較前代翻倍至2048個,這一設計雖顯著提升了數據帶寬,卻也引發(fā)了信號干擾風險激增的問題。更棘手的是,底層邏輯芯片向頂部DRAM層供電的難度隨I/O密度提升而驟增,傳統(tǒng)供電架構已難以滿足需求。
SK海力士近期披露了其應對策略。該公司正在開發(fā)新一代封裝方案,通過調整DRAM物理結構實現(xiàn)性能優(yōu)化。具體而言,部分上層DRAM的厚度將被增加,這種設計可增強整體結構的穩(wěn)定性;同時通過縮小DRAM層間距,在保持封裝總厚度不變的前提下提升供電效率。這種改進既能加快數據傳輸速度,又能降低能耗,為HBM4的商業(yè)化應用鋪平道路。
然而,技術革新往往伴隨新問題的產生。DRAM層間距的縮小導致模塑底部填充材料(MUF)的注入難度大幅增加,若填充不均勻可能引發(fā)產品缺陷。針對這一難題,SK海力士正研發(fā)新型封裝技術,該技術通過優(yōu)化材料流動路徑與固化工藝,在維持生產良率的同時實現(xiàn)更精密的層間封裝。內部測試數據顯示,該方案已取得階段性進展。
若這項新技術成功實現(xiàn)商業(yè)化,SK海力士將無需大規(guī)模增加資本投入即可突破當前技術瓶頸。通過縮小DRAM間距提升的供電效率,可直接轉化為HBM4產品的性能優(yōu)勢,使其在市場競爭中占據有利地位。這場封裝技術的革新,或將重新定義高帶寬存儲芯片的技術標準。























